赵雷
开通时间:..
最后更新时间:..
点击次数:
所属单位:中国科学技术大学
发明设计人:顾金亮,曹喆,刘树彬,安琪,董若石
专利说明:发明申请
申请号:201911050888.9
发明人数:6
是否职务专利:否
第一作者:赵雷
上一条:基于FPGA和PLL的高精度数据延时可调系统
下一条:一种TIADC系统及方法